Новости: AMD анонсировала восьмое поколение микропроцессоров
AMD анонсировала восьмое поколение микропроцессоров
16 октября 2001 года на Микропроцессорном Форуме было рассказано об особенностях архитектуры процессоров AMD нового поколения под кодовым названием Hammer. Новая архитектура позволит AMD расширить спектр выпускаемых серверов от 2-х до 4-х и 8-процессорных. Микропроцессоры с ядром Hammer будут также активно использоваться в персональных компьютерах и ноутбуках.
Отличительной чертой процессора является возможность выполнения на нём как 32-разрядных, так и 64-разрядных приложений. Это сделано специально, чтобы обеспечить производителям и пользователям плавный переход с 32- на 64-битные приложения быстро и без лишних капиталовложений. Среди инноваций в архитектуре Hammer представлены высокоскоростная интегрированная память, контроллер ввода-вывода и параллельной обработки данных, а также высокомасштабируемая системная шина, использующая технологию HyperTransport с поддержкой однопроцессорных и многопроцессорных конфигураций. Технология HyperTransport была разработана с целью уменьшить количество шин и обеспечить универсальное соединение и быструю связь между встроенными приложениями, а также для оптимизации масштабируемых многопроцессорных систем. В результате использования этой технологии скорость связи между чипами, сетевыми и коммуникационными устройствами увеличилась в 48 раз.
AMD последовательно убирает узкие места в архитектуре микропроцессоров и компьютерной системы в целом. Такие нововведения, как архитектура QuantiSpeed, технология Smart MP, улучшенная системная шина и полноскоростная кэш-память на чипе, были разработаны либо улучшены компанией AMD.
Более подробная информация:
- AMD Announces 8th-Generation Architecture for Microprocessors
- Fred Weber's Hammer Presentation for the Microprocessor Forum 2001 (PDF file)
Смотрите также:
- Компания AMD выпустила процессор Athlon XP.
- Sun анонсирует новые чипы UltraSPARC IIIi.
- IBM анонсирует новую версию процессора PowerPC.
- Представители Intel рассказывают об архитектуре своих будущих процессоров.
© Лаборатория Параллельных Информационных Технологий, НИВЦ МГУ