Новости: Hewlett-Packard придерживается своей HPC-стратегии...

Hewlett-Packard придерживается своей HPC-стратегии, связанной с планами развития линии PA-RISC и перехода на IA-64

Bruce Toal, менеджер по маркетингу отделения HPC-систем корпорации Hewlett-Packard, выступая на выставке Systems98 (Мюнхен, Германия), подробно рассказал о стратегии HP на рынке высокопроизводительных (HPC) систем. В своем докладе он условно разделил современный компьютерный рынок на 4 категории по производительности и стоимости:

very high end несколько TFLOPS $10-40 млн.
high end 500GFLOPS - 1TFLOPS $4-10 млн.
industrial HPC 50-100 GFLOPS $1-4 млн.
mainstream 5-25 GFLOPS менее $1 млн.

Стратегия HP будет тесно связана с интеграцией различных вычислительных платформ, таких как ОС Unix и Windows NT, на базе архитектур RISC и IA-64. ОС HP-UX (версия Unix, разработанная в HP) по-прежнему предназначена в основном для работы на процессорах PA-RISC, но начиная с версии 11.0, готова к переходу на IA-64.

Планы развития процессоров PA-RISC и серверов HP 9000

Все современные процессоры HP построены на архитектуре PA 2.0. Линия PA 2.0 была открыта в 1996 году процессором PA-8000, работавшим на частоте 180MHz с пиковой производительностью в 720 MFLOPS (за счет выполнения 4 операций с плавающей точкой за 1 такт), а в настоящий момент представлена процессором PA-8200 с частотой 240MHz. Этот процессор сегодня устанавливается во всех моделях Unix-серверов и рабочих станций от HP.

До конца 1998 года Hewlett-Packard планирует анонсировать новый процессор, PA-8500 в версиях на 350 и 440MHz. Более слабый вариант будет использоваться в системах C-class, тогда как быстрый PA-8500/440MHz будет предназначен для серверов высшего уровня - HP 9000 V-class. Пиковая производительность этого процессора - 1.75 GFLOPS, а производительность на тесте LINPACK 1000x1000 достигает 1 GFLOPS. Оценочные показатели SPECint95 и SPECfp95 составляют соответственно 30-32 и 50-52 единиц. Процессор PA-8500, содержащий 140 миллионов транзисторов, будет изготавливаться по 0.25-микронной технологии. Новым решением будет размещение на кристалле кэша первого уровня объемом 1.5MB (1MB - кэш данных + 0.5MB кэш инструкций). Образцы PA-8500 уже были продемонстрированы в ходе конференции SC'98, а первые поставки потребителям систем на базе этого процессора намечены на начало 1999 года.

Одновременно ожидается увеличение максимального числа процессоров, работающих над общей памятью в сервере V-class - до 32 вместо 16 на настоящий момент.

В 2000 будет выпущен процессоров PA-8600 на частоте 560 MHz и с пиковой производительностью 2.24 GFlop/s, сравнимой с производительностью Merced - первого процессора с архитектурой IA-64. В это же время будут доступны 64-процессорные SMP-сервера HP 9000 V-class.

Процессор PA-8700 с частотой 720MHz ожидается в 2001 году. В это же время появится процессор с кодовым названием McKinley - новый представитель линии IA-64. Он будет быстрее PA-8700 и в 2 раза быстрее, чем Merced.

В связи с задержками Merced, HP расширит линию PA-RISC в 2002 и 2003 годах выпуском моделей PA-8800/900MHz и PA-8900/1.2GHz. Дальнейшее развитие линии PA-RISC, хотя и возможно, но не планируется.

PA-RISC и IA-64

Чтобы облегчить пользователям переход на IA-64 обе линии будут доступны в течении 4 лет. Однако уже в системах на базе PA-8500 будет возможна установка процессоров IA-64. В то же время, в серверах HP будет использоваться IA-64-совместимая системная шина и контроллеры памяти ("IA-64 chipset"). Ожидается, что скорость передачи по системной шине IA-64 будет достигать нескольких гигабайт в секунду.

Более подробная информация


© Лаборатория Параллельных Информационных Технологий, НИВЦ МГУ